株式会社デザイン・ゲートウェイ FPGA向け TOE1G-IPコア

CPUレスの純ハードロジックでTCP/IP通信機能が実装できます!

【TCPオフローディングエンジンIPコア (TOE1G-IP) 】は、従来高価なハイエンドCPUを必要とされた複雑なTCP送受信処理を、CPUレスの純ハードロジックのみで実装可能とした画期的なソリューションです。 Xilinx/Altera社のFPGAに対応したリファレンスデザインをコア製品に標準添付しており、製品開発の短縮に役立てることができます。

基本情報FPGA向け TOE1G-IPコア

■TCPの同時送受信(Full Duplex)に対応
■純ハードワイヤードのTCP/IPプロトコル・スタック
■送受信処理を完全にハードウエア化したためCPUレスのシステム構築が可能
■サーバおよびクライアントの両モード(Passive / Activeオープン / クローズ)をサポート
■ジャンボフレームに対応
■送受信のバッファサイズが設定可能
■使いやすいインタフェース(データI/FはFIFOタイプ、制御I/Fはレジスタタイプ)
■IPv4に対応
■送信ウインドウサイズは4kbyte~64kbyteに対応(FPGA内部BRAMを使用)
■Xilinx/Altera評価ボードで購入前のコア実機評価が可能
■実機動作するリファレンス・プロジェクトを製品に同梱、コア以外は全てソースコードで提供
■実機評価用PCの貸出対応
■安心の国内サポート

価格帯 お問い合わせください
納期 ~ 1週間
※使用許諾契約書の締結が必要です。
型番・ブランド名 TOE1G-IP
用途/実績例 TOE1G-IPコアは、映像やストレージなどの大量のデータを高速に転送するアプリケーションに最適なソリューションです。
(応用例)
■NAS(ネットワーク接続ストレージ)
■イーサネットカメラ

ラインナップ

型番 概要
TOE1G-IP-KT7 Kintex-7対応TOE1G-IP
TOE1G-IP-VT7 Virtex-7対応TOE1G-IP
TOE1G-IP-ZQ7 Zynq-7000対応TOE1G-IP
TOE1G-IP-AT7 Artix-7対応TOE1G-IP
TOE1G-IP-S4 Stratix IV対応TOE1G-IP
TOE1G-IP-A5 Arria V 対応TOE1G-IP

詳細情報FPGA向け TOE1G-IPコア

TOE1G-IP パフォーマンス
単一方向のみの半二重通信では、非ジャンボフレームでも高いスループットを達成、全二重双方向通信でもパフォーマンスはほとんど低下しません!

カタログFPGA向け TOE1G-IPコア

取扱企業FPGA向け TOE1G-IPコア

DGlogo.gif

株式会社デザイン・ゲートウェイ

・次世代IPコアの開発・提供 ・IPコアセキュリティ製品の開発・提供 ・超高速FPGAコンフィグレーション製品の開発・提供 ・NFCチップ製品の開発・提供 ・先端技術の研究開発・支援

FPGA向け TOE1G-IPコアへのお問い合わせ

お問い合わせ内容をご記入ください。

至急度必須
ご要望必須

  • あと文字入力できます。

目的必須
添付資料
お問い合わせ内容

あと文字入力できます。

【ご利用上の注意】
お問い合わせフォームを利用した広告宣伝等の行為は利用規約により禁止しております。

はじめてイプロスをご利用の方 はじめてイプロスをご利用の方 すでに会員の方はこちら

イプロス会員(無料)になると、情報掲載の企業に直接お問い合わせすることができます。

※お問い合わせをすると、以下の出展者へ会員情報(会社名、部署名、所在地、氏名、TEL、FAX、メールアドレス)が通知されること、また以下の出展者からの電子メール広告を受信することに同意したこととなります。

株式会社デザイン・ゲートウェイ

FPGA向け TOE1G-IPコア が登録されているカテゴリ