当社で行った、「低遅延ステレオ映像合成装置」の開発事例を
ご紹介いたします。
カメラ2台を使用し、両眼立体視を行うためにカメラを同期させ、
Side-by-Sideにて出力。リアルタイムにほぼ遅延のない表示を
実現可能です。
また、デモザイクなどのイメージセンサ画像処理をZynqのFPGAで
実行しています。
【事例概要】
■用途:ロボットビジョン、透過型HMD(ヘッドマウントディスプレイ)
■構成:ZedBoard (AVNET製Zynqボード)+D-PHYボード(当社製)+
CMOSセンサモジュール(e-con Systems製)2個
■イメージセンサ:OmniVision OV5680
(MIPI CSI-2 2lane, 5MPixel 30fps, Full HD 60fps)
■出力フォーマット:DVI 1280x720 60fps YCbCr422 8bit
※詳しくは関連リンクをご覧いただくか、お気軽にお問い合わせ下さい。
基本情報【開発事例】低遅延ステレオ映像合成装置
※詳しくは関連リンクをご覧いただくか、お気軽にお問い合わせ下さい。
価格帯 | お問い合わせください |
---|---|
納期 | お問い合わせください |
用途/実績例 | ※詳しくは関連リンクをご覧いただくか、お気軽にお問い合わせ下さい。 |
カタログ【開発事例】低遅延ステレオ映像合成装置
取扱企業【開発事例】低遅延ステレオ映像合成装置
-
電子機器に関する企画、設計、試作(ハード/ソフト)および製造販売 ◆自社製品 ・2入力対応MIPI/USB3.0フレームグラバーボード ・大容量画像データ対応MIPI/USB3.0フレームグラバーボード ITL-MU3DS ・MIPI CSI-2 TX/RX IP、MIPI DSI TX IP、SLVS-EC RX IP Ver2.0対応版 ・MIPI D-PHYボード ITL-MTR25 ・イメージセンサ用SDK、画像処理IP、サンプルFPGAソース ◆開発実績 ・高速カメラシステム、ハイビジョン監視カメラ、USB2.0/3.0カメラ ・CrossLinkを使用したMIPI Bridge IC開発 ・高速CMOSセンサ評価システム ・撮像デバイス評価装置 ・低遅延ステレオ映像合成装置 ・Android端末無線データ収集システム ・Zynq-7000 All Programmable SoC画像処理システム ・FPGA IP ラベリングエンジン、MIPI CSI-2/DSI、SLVS-EC、イメージセンサ画像処理パイプライン ・FPGAリアルタイム超解像処理システム
【開発事例】低遅延ステレオ映像合成装置へのお問い合わせ
お問い合わせ内容をご記入ください。